差别

这里会显示出您选择的修订版和当前版本之间的差别。

到此差别页面的链接

两侧同时换到之前的修订记录 前一修订版
后一修订版
前一修订版
fpga_contest_training_board [2022/06/23 13:14]
gongyu [项目:]
fpga_contest_training_board [2022/06/25 18:11] (当前版本)
gongyu [在这个平台上能够实现的项目以及参考例程:]
行 7: 行 7:
 {{ :​fpga_contest_training_block.png |}}<WRAP centeralign>​电赛综合训练板功能</​WRAP>​ {{ :​fpga_contest_training_block.png |}}<WRAP centeralign>​电赛综合训练板功能</​WRAP>​
  
-### 项目: +### 在这个平台上能够实现的项目以及参考例程: 
-  * 用OLED显示信息,并掌握SPI总线以及显示屏的驱动原理:​ [[oled12864_verilog|128*64分辨率 OLED显示代码]] +  ​* 综合性项目 - 用旋转编码器控制DDS信号发生器产生不同的波形、不同的频率:[[contest_board_dds|在电赛训练板上实现DDS的功能]],包含了以下的主要功能: 
-  * 控制信息的按键输入以及按键消抖的软件/​FPGA逻辑处理 +    ​* 用OLED显示信息,并掌握SPI总线以及显示屏的驱动原理:​ [[oled12864_verilog|128*64分辨率 OLED显示代码]] 
-  * [[rotaryencoder_verilog|旋转编码器]]的输入以及译码 - MCU软件实现/​FPGA逻辑实现 +    * 控制信息的按键输入以及按键消抖的软件/​FPGA逻辑处理 
-  * ADC高速数据采集以及缓存处理+      * 针对Lattice XO2 FPGA:[[mxo2_deboune|使用Lattice XO2 FPGA做按键消抖]] 
 +      * 针对Intel MAX10 FPGA:[[max10_debounce|使用MAX10 FPGA做按键消抖]] 
 +    ​* [[rotaryencoder_verilog|旋转编码器]]的输入以及译码 - MCU软件实现/​FPGA逻辑实现 
 +    * 高速DAC以及DDS信号发生器的构成及参数控制:​ [[https://​www.eetree.cn/​wiki/​dds_verilog|DDS生成任意波形的方法及Verilog代码实例]] 
 +  * ADC高速数据采集以及缓存处理:[[scope_verilog|用FPGA设计的示波器参考]]
   * ADC低速数据采集以及数据处理、MCU的响应   * ADC低速数据采集以及数据处理、MCU的响应
   * [[https://​www.eetree.cn/​project/​detail/​255|Sigma Delta ADC的实现]](通过高速比较器)以及数字滤波器的使用   * [[https://​www.eetree.cn/​project/​detail/​255|Sigma Delta ADC的实现]](通过高速比较器)以及数字滤波器的使用
-  * FFT - 傅立叶变换,用于频谱分析 +  * [[https://​www.eetree.cn/​wiki/​digital_filter|数字滤波器]] - 通过FPGA内部逻辑/​乘法器实现,以及通过MCU的程序实现 
-  * 数字滤波器 - 通过FPGA内部逻辑/​乘法器实现,以及通过MCU的程序实现 +  * [[https://​www.eetree.cn/​project/​detail/​952|频率计/​计数器设计]] - FPGA逻辑实现,以及MCU的定时器/​代码实现方法 
-  * 频率计/​计数器设计 - FPGA逻辑实现,以及MCU的定时器/​代码实现方法 +  * 通过PWM构成DAC实现DDS - 任意波形产生: [[https://​www.eetree.cn/​wiki/​pwm_verilog|PWM应用相应的Verilog代码]] 
-  * 高速DAC以及DDS信号发生器的构成及参数控制 +  * UART的数据传输: [[https://​www.eetree.cn/​wiki/​uart_verilog|异步收发器UART的Verilog代码]]
-  * 通过PWM构成DAC实现DDS - 任意波形产生 +
-  * 姿态传感器数据采集、处理以信息显示 +
-  * UART的数据传输+