芯片外部引脚很多都使用inout 类型的,为的是节省管腿。就是一个端口同时做输入和输出。 inout在具体实现上一般用三态门来实现。三态门的第三个状态就是高阻'Z'。当inout端口不输出时,将三态门置高阻。这样信号就不会因为两端同时 输出而出错了,更详细的内容可以搜索一下三态门tri-state的资料。
1 使用inout类型数据,可以用如下写法:

inout data_inout;
input data_in;
reg data_reg;//data_inout的映象寄存器
reg link_data;
assign data_inout=link_data?data_reg:1'bz;//link_data控制三态门
 
//对于data_reg,可以通过组合逻辑或者时序逻辑根据data_in对其赋值.通过控制link_data的高低电平,从而设置data_inout是输出数据还是处于高阻态,如果处于高阻态,则此时当作输入端口使用.link_data可以通过相关电路来控制.

2 编写测试模块时,对于inout类型的端口,需要定义成wire类型变量,而其它输入端口都定义成reg类型,这两者是有区别的。
当上面例子中的datainout用作输入时,需要赋值给datainout,其余情况可以断开.此时可以用assign语句实现:assign datainout=link?dataint:1'bz;其中的link ,dataint是reg类型变量,在测试模块中赋值。
另外,可以设置一个输出端口观察data
inout用作输出的情况:

Wire data_out;
Assign data_out_t=(!link)?data_inout:1'bz;