差别
这里会显示出您选择的修订版和当前版本之间的差别。
两侧同时换到之前的修订记录 前一修订版 后一修订版 | 前一修订版 | ||
fpga_project_advanced [2021/02/02 13:48] group003 |
fpga_project_advanced [2022/06/23 01:31] (当前版本) gongyu |
||
---|---|---|---|
行 1: | 行 1: | ||
- | ### 综合性项目 | + | ## 基于小脚丫FPGA的综合性训练平台相关的项目 |
+ | {{ :trainingboard_bd.png |}} | ||
- | ----- | + | 主要项目: |
+ | * [[fpga_oled|OLED显示驱动]],要掌握的技术要点: | ||
+ | * [[SPI]]总线的逻辑实现 | ||
+ | * [[oled]]屏幕的工作原理及显示控制 | ||
+ | * 文本、图形的显示 | ||
+ | * [[temp_sensor|温度传感器数据采集及处理]],要掌握的技术要点: | ||
+ | * 单总线的数据处理 | ||
+ | * 数据转换以及显示 | ||
+ | * [[buzz_music_fpga|用FPGA驱动蜂鸣器播放音乐]] | ||
+ | * [[https://www.eetree.cn/wiki/pwm_verilog|PWM信号的产生及应用]] | ||
+ | * [[i2c_adc_scope_fpga|用I2C接口的ADC做简易示波器]] | ||
+ | * [[i2c]]总线的特点以及逻辑实现 | ||
+ | * 串行ADC的使用以及关键参数 | ||
+ | * 波形数据的处理及显示 | ||
+ | * 通过高速DAC生成任意波形 | ||
+ | * R-2R构成高速DAC的原理及使用特点 | ||
+ | * [[https://www.eetree.cn/wiki/dds_verilog|用DDS制作的任意波形产生]] | ||
+ | * FPGA内部IP核的调用 - PLL、NCO | ||
+ | * 通过UART同上位机通信 | ||
+ | * [[UART]]总线的特点及实现逻辑 | ||
+ | * [[https://www.eetree.cn/wiki/uart_verilog|UART_RS232相关的项目]] | ||
- | **综合性项目,相对难度高一些** | ||
- | * [[简易示波器]] | ||
- | * [[任意波形产生]] | ||
- | * [[RS-232|UART_RS232]] | ||
- | * [[JTAG]] | ||
- | * [[I2C]] | ||
- | * [[I2C_master_core]] | ||
- | * [[SPI]] | ||
- | * [[SD_Card|SD卡]] | ||
- | * [[ ]] |