差别

这里会显示出您选择的修订版和当前版本之间的差别。

到此差别页面的链接

上一修订版 两侧同时换到之后的修订记录
blink_test [2016/06/02 14:01]
anran 创建
blink_test [2016/08/03 19:32]
zhijun
行 5: 行 5:
 // >>>>>>>>>>>>>>>>>>>>>>>>>​ COPYRIGHT NOTICE <<<<<<<<<<<<<<<<<<<<<<<<<​ // >>>>>>>>>>>>>>>>>>>>>>>>>​ COPYRIGHT NOTICE <<<<<<<<<<<<<<<<<<<<<<<<<​
 // -------------------------------------------------------------------- // --------------------------------------------------------------------
-// ModuleBlink_test +// File name      ​blink_test.v 
-//  +// Module name    : blink_test 
-// Author: ​Step +// Author ​        ​STEP  
-//  +// Description ​   : testbench for blink.v 
-// Description:​ testbench for Blink +// Web            : www.stepfpga.com
-//  +
-// Web: www.ecbcamp.com+
 //  // 
 // -------------------------------------------------------------------- // --------------------------------------------------------------------
行 24: 行 22:
 parameter CLK_PERIOD = 40;  //​CLK_PERIOD=40ns,​ Frequency=25MHz parameter CLK_PERIOD = 40;  //​CLK_PERIOD=40ns,​ Frequency=25MHz
  
-reg sys_clk;+reg       ​sys_clk; 
 +reg       ​sys_rst_n; ​ //active low 
 +wire      led_out; 
 initial initial
  sys_clk = 1'b0;  sys_clk = 1'b0;
行 30: 行 31:
  sys_clk = #​(CLK_PERIOD/​2) ~sys_clk;  sys_clk = #​(CLK_PERIOD/​2) ~sys_clk;
  
-reg sys_rst_n; ​ //active low+
 initial ​ initial ​
  begin  begin
行 38: 行 39:
  end  end
  
-wire led_out; +Blink #​(.CNT_NUM(10)) Blink_uut( 
- +                               ​.clk_in ​   (sys_clk),​ 
-Blink # +                               ​.rst_n_in ​ (sys_rst_n),​ 
-(.CNT_NUM(10)) +                               ​.led_out ​  ​(led_out) 
-Blink_uut +                               ​);
-+
-.clk_in(sys_clk),​ +
-.rst_n_in(sys_rst_n),​ +
-.led_out(led_out) +
-);+
   
 endmodule endmodule
  
 </​code>​ </​code>​